你的位置:首頁(yè) > 互連技術(shù) > 正文

面對(duì)高復(fù)雜度芯片,何時(shí)轉(zhuǎn)向多裸片封裝破局?

發(fā)布時(shí)間:2025-12-30 責(zé)任編輯:lina

【導(dǎo)讀】在芯片技術(shù)飛速發(fā)展的當(dāng)下,芯片設(shè)計(jì)呈現(xiàn)出規(guī)模急劇擴(kuò)張、復(fù)雜度不斷攀升的態(tài)勢(shì)。特別是針對(duì)人工智能(AI)和高性能計(jì)算(HPC)這類對(duì)算力要求極高的負(fù)載場(chǎng)景,把所有功能一股腦兒集成在單一平面裸片上,已然成為一項(xiàng)極具挑戰(zhàn)甚至難以實(shí)現(xiàn)的任務(wù)。然而,要精準(zhǔn)判斷何時(shí)該切換到多裸片(Die)封裝方案,卻并非能輕松做出的決定。


在芯片技術(shù)飛速發(fā)展的當(dāng)下,芯片設(shè)計(jì)呈現(xiàn)出規(guī)模急劇擴(kuò)張、復(fù)雜度不斷攀升的態(tài)勢(shì)。特別是針對(duì)人工智能(AI)和高性能計(jì)算(HPC)這類對(duì)算力要求極高的負(fù)載場(chǎng)景,把所有功能一股腦兒集成在單一平面裸片上,已然成為一項(xiàng)極具挑戰(zhàn)甚至難以實(shí)現(xiàn)的任務(wù)。然而,要精準(zhǔn)判斷何時(shí)該切換到多裸片(Die)封裝方案,卻并非能輕松做出的決定。


多裸片技術(shù)的優(yōu)勢(shì)已有詳實(shí)的行業(yè)論證。該技術(shù)允許設(shè)計(jì)人員將不同功能拆分至獨(dú)立裸片,有助于提升生產(chǎn)良率;同時(shí)可針對(duì)部分功能模塊采用成熟且低成本的工藝節(jié)點(diǎn),在降低成本的同時(shí)提高產(chǎn)品可靠性。隨著相關(guān)技術(shù)標(biāo)準(zhǔn)的普及和設(shè)計(jì)工具的迭代優(yōu)化,多裸片方案的落地難度已有所降低。此外,面對(duì)日益增長(zhǎng)的性能需求,以及先進(jìn)工藝節(jié)點(diǎn)流片一次成功率下降的行業(yè)現(xiàn)狀,企業(yè)為保持競(jìng)爭(zhēng)力、更高效地平衡功耗、成本與可靠性,紛紛開(kāi)始采用多裸片技術(shù)方案。


推動(dòng)多裸片封裝發(fā)展的兩大核心驅(qū)動(dòng)力,源自芯片設(shè)計(jì)到制造流程的兩端?!暗谝淮篁?qū)動(dòng)力是功能解耦,”西門(mén)子EDA(Siemens EDA)中央工程解決方案總監(jiān)Pratyush Kamal表示,“裸片的尺寸正變得越來(lái)越大,尤其是在先進(jìn)工藝節(jié)點(diǎn)中,其面積已逼近光刻機(jī)的掩膜版尺寸極限——而晶圓制造工藝恰恰受限于掩膜版的規(guī)格。我們正致力于研究Cerebras公司如何通過(guò)創(chuàng)新技術(shù)實(shí)現(xiàn)跨掩膜版邊界的芯片設(shè)計(jì)。目前,行業(yè)內(nèi)也在借助晶圓級(jí)封裝技術(shù)達(dá)成類似目標(biāo),具體包括采用背面重布線層(RDL)等工藝。但對(duì)于單片集成設(shè)計(jì)而言,掩膜版尺寸始終是一道難以突破的瓶頸。第二大驅(qū)動(dòng)力則是系統(tǒng)集成。這其中涉及嵌入式穩(wěn)壓器的應(yīng)用,我們正將更多元器件集成到封裝內(nèi)部。從根本上來(lái)說(shuō),縮小電子設(shè)計(jì)的占位面積,就能有效降低功耗、提升性能。正是這兩大因素,共同推動(dòng)了先進(jìn)封裝技術(shù)的落地應(yīng)用?!?/p>


然而,在種類繁多的多裸片技術(shù)路線中,哪一種方案最優(yōu),始終是一個(gè)沒(méi)有標(biāo)準(zhǔn)答案的難題?!霸O(shè)計(jì)人員可以選擇采用通用封裝方案,通過(guò)UCIe或其他裸片間互聯(lián)技術(shù),實(shí)現(xiàn)兩顆裸片的并排集成;也可以選擇成本更高的先進(jìn)封裝方案,在裸片之間嵌入硅中介層;甚至還能采用2.5D/3D堆疊技術(shù),實(shí)現(xiàn)裸片的垂直堆疊。不同技術(shù)路線的適用門(mén)檻存在差異?!笨请娮樱–adence)產(chǎn)品營(yíng)銷總監(jiān)Mayank Bhatnagar解釋道,“從性能角度來(lái)看,如果一款芯片的所有功能能夠在最先進(jìn)的工藝節(jié)點(diǎn)上實(shí)現(xiàn)單片集成,那么它無(wú)疑能達(dá)到最優(yōu)性能。但這一結(jié)論的成立需要滿足諸多前提條件,而這些條件在多數(shù)實(shí)際場(chǎng)景中往往難以全部達(dá)成。這也是為什么高性能計(jì)算芯片會(huì)率先采用先進(jìn)封裝技術(shù)的原因。理論上,單片集成設(shè)計(jì)的性能表現(xiàn)十分可觀,但面對(duì)當(dāng)前的AI與HPC負(fù)載,能否實(shí)現(xiàn)單片集成本身就是一個(gè)巨大的未知數(shù)。即便可以實(shí)現(xiàn)單片集成,過(guò)大的裸片面積也會(huì)導(dǎo)致良率大幅下降。因此,企業(yè)選擇多裸片方案的考量標(biāo)準(zhǔn),有時(shí)并非某一設(shè)計(jì)的性能表現(xiàn),而是能否以經(jīng)濟(jì)可行的方式實(shí)現(xiàn)足夠大的芯片規(guī)模?!?/p>


在多數(shù)場(chǎng)景下,促使設(shè)計(jì)人員選擇功能解耦的核心動(dòng)因,是需要在超過(guò)單一裸片面積的空間內(nèi)集成更多計(jì)算資源,但這一決策還需綜合考量其他因素?!霸O(shè)計(jì)人員可能希望復(fù)用芯粒(Chiplet)中的部分知識(shí)產(chǎn)權(quán)(IP)核,因?yàn)檫@部分設(shè)計(jì)的功能通常較為穩(wěn)定,無(wú)需頻繁迭代?!毙滤伎萍迹⊿ynopsys)產(chǎn)品管理高級(jí)總監(jiān)Amlendu Shekhar Choubey表示,“此外,設(shè)計(jì)人員還可能需要采用異構(gòu)集成技術(shù),針對(duì)不同功能模塊匹配最適合的工藝節(jié)點(diǎn)。這些因素都會(huì)在決策過(guò)程中起到關(guān)鍵作用。我們提供的設(shè)計(jì)流程,能夠讓系統(tǒng)架構(gòu)師在完成寄存器傳輸級(jí)(RTL)代碼或網(wǎng)表設(shè)計(jì)之前,就對(duì)這些因素進(jìn)行權(quán)衡并做出決策。一旦明確了系統(tǒng)的功能需求與設(shè)計(jì)概念,架構(gòu)師便可借助我們的工具流程,結(jié)合目標(biāo)技術(shù)方案的相關(guān)信息開(kāi)展前期設(shè)計(jì)探索。例如,基于初步的功能劃分,判斷多裸片架構(gòu)是否適用;若適用,應(yīng)如何進(jìn)行架構(gòu)設(shè)計(jì)與功能拆分,需要權(quán)衡哪些因素;是選擇垂直堆疊、水平集成,還是針對(duì)不同裸片采用混合集成方案。在啟動(dòng)RTL代碼或網(wǎng)表設(shè)計(jì)之前,就能對(duì)功耗、性能與面積(PPA)的各項(xiàng)指標(biāo)進(jìn)行全面評(píng)估,這為架構(gòu)師提供了強(qiáng)有力的支撐,助力其在前端設(shè)計(jì)啟動(dòng)前做出最優(yōu)決策?!?/p>


在這一階段,設(shè)計(jì)團(tuán)隊(duì)需要敲定多項(xiàng)頂層設(shè)計(jì)決策。“項(xiàng)目啟動(dòng)前,我們會(huì)以功耗、性能與面積(PPA)指標(biāo)為核心,制定架構(gòu)層面的技術(shù)規(guī)格,這也是多裸片方案決策的關(guān)鍵階段,”新思科技硬件工程經(jīng)理Esha Dubey表示,“隨后,團(tuán)隊(duì)還需評(píng)估成本、功耗以及所需的熱仿真方案——這些均是芯片架構(gòu)師需要決策的內(nèi)容。若采用2D、2.5D或多裸片3D堆疊設(shè)計(jì),則需要先完成相應(yīng)的布局規(guī)劃。接下來(lái),需開(kāi)展裸片間互聯(lián)的合規(guī)性檢查;同時(shí),由于我們也提供各類IP核,設(shè)計(jì)團(tuán)隊(duì)還需確定IP核之間的互聯(lián)方案。”


面對(duì)高復(fù)雜度芯片,何時(shí)轉(zhuǎn)向多裸片封裝破局?

圖1 多裸片架構(gòu)設(shè)計(jì)流程


圖表:模塊級(jí)架構(gòu)設(shè)計(jì)流程,包含自動(dòng)劃分、形狀優(yōu)化、可行性分析及最終架構(gòu)確定等環(huán)節(jié)。來(lái)源:新思科技(Synopsys)


從單片集成轉(zhuǎn)向多裸片方案的決策,取決于從架構(gòu)設(shè)計(jì)到制造成本的諸多因素。這一轉(zhuǎn)型兼具技術(shù)屬性與戰(zhàn)略屬性,會(huì)對(duì)芯片的設(shè)計(jì)和制造全流程產(chǎn)生影響。為深入理解這一轉(zhuǎn)型趨勢(shì),有必要探究這些因素之間的相互作用,以及它們對(duì)芯片產(chǎn)業(yè)發(fā)展方向的影響。


“我們需要先了解芯粒生態(tài)系統(tǒng)的形成邏輯。”是德科技EDA(Keysight EDA)EDA產(chǎn)品集成經(jīng)理Stephen Slater表示,“過(guò)去,單一裸片的尺寸不斷增大,在晶圓上占據(jù)的面積越來(lái)越多,這導(dǎo)致了一系列制造問(wèn)題,例如晶圓上出現(xiàn)局部區(qū)域參數(shù)超標(biāo)。一旦出現(xiàn)此類問(wèn)題,整個(gè)裸片都將報(bào)廢,最終導(dǎo)致良率極低。通過(guò)將芯片功能拆分為更小的模塊,單枚晶圓可產(chǎn)出的裸片數(shù)量會(huì)顯著增加,從而有效提升生產(chǎn)良率。FPGA廠商、CPU廠商以及NVIDIA等行業(yè)領(lǐng)軍企業(yè),率先通過(guò)多芯片互聯(lián)技術(shù)實(shí)現(xiàn)了計(jì)算功能的擴(kuò)展,達(dá)成了單一晶圓工藝升級(jí)無(wú)法企及的性能目標(biāo)。隨著越來(lái)越多的復(fù)雜功能被轉(zhuǎn)移至封裝環(huán)節(jié),業(yè)界開(kāi)始更加關(guān)注如何規(guī)避潛在的性能瓶頸。例如,在實(shí)現(xiàn)芯片間高速信號(hào)傳輸時(shí),信號(hào)互聯(lián)會(huì)不可避免地帶來(lái)一定的延遲,同時(shí)存在串?dāng)_風(fēng)險(xiǎn)。目前,芯粒生態(tài)系統(tǒng)中的多數(shù)企業(yè)都會(huì)采用UCIe等數(shù)字標(biāo)準(zhǔn)來(lái)實(shí)現(xiàn)高速互聯(lián)。UCIe標(biāo)準(zhǔn)同時(shí)支持通用封裝和先進(jìn)封裝:在通用封裝方案中,通常采用傳統(tǒng)的有機(jī)封裝基板,信號(hào)通過(guò)基板實(shí)現(xiàn)芯片間傳輸;而在先進(jìn)封裝方案中,則會(huì)引入硅基互聯(lián)結(jié)構(gòu)——這種硅基互聯(lián)本身就是一枚集成電路,需要與互聯(lián)的芯粒進(jìn)行協(xié)同封裝。后者作為一種高密度互聯(lián)方案,能夠支持超高數(shù)據(jù)傳輸速率,同時(shí)實(shí)現(xiàn)最大化的互聯(lián)密度?!?/p>


這就要求工程團(tuán)隊(duì)投入更多精力開(kāi)展信號(hào)完整性(SI)和電源完整性(PI)分析?!斑@是我們重點(diǎn)關(guān)注的領(lǐng)域,我們發(fā)現(xiàn)客戶正投入大量研發(fā)周期用于這類互聯(lián)鏈路的設(shè)計(jì)與優(yōu)化,”Slater補(bǔ)充道,“設(shè)計(jì)人員需要特別關(guān)注版圖布局,尤其是硅中介層的布局——由于中介層沒(méi)有用于回流電流的實(shí)心接地平面(通常采用網(wǎng)格狀接地平面),其布局設(shè)計(jì)的難度更高。此外,芯粒系統(tǒng)中一個(gè)日益凸顯的問(wèn)題是:如何通過(guò)低阻抗、低電阻的路徑,為芯片各模塊精準(zhǔn)供電。我們還發(fā)現(xiàn),采用先進(jìn)封裝技術(shù)的應(yīng)用場(chǎng)景,往往是大電流、低電壓的工作場(chǎng)景,這為電源垂直傳輸設(shè)計(jì)帶來(lái)了巨大挑戰(zhàn)?!?/p>


多裸片封裝方案需要投入更多的研發(fā)工作量和時(shí)間成本,且根據(jù)技術(shù)路線和目標(biāo)負(fù)載的不同,其初期實(shí)施成本可能會(huì)顯著高于單片集成方案?!爸挥性凇怯貌豢伞那闆r下,企業(yè)才會(huì)選擇多裸片方案,”Bhatnagar指出,“多裸片設(shè)計(jì)意味著需要多次流片,因此掩膜版和封裝的整體成本會(huì)大幅上升。”


多裸片方案的成本控制,在一定程度上取決于工程團(tuán)隊(duì)對(duì)該類架構(gòu)的技術(shù)駕馭能力?!熬C合考量性能、功耗、面積和成本等因素,若芯片功能可實(shí)現(xiàn)單片集成,其性能無(wú)疑是最優(yōu)的,”Bhatnagar表示,“一旦采用裸片間互聯(lián),就必然會(huì)產(chǎn)生性能瓶頸,因?yàn)閿?shù)據(jù)傳輸需要經(jīng)過(guò)互聯(lián)鏈路——這也是功能劃分至關(guān)重要的原因。設(shè)計(jì)人員需要通過(guò)合理的功能劃分,將裸片間的數(shù)據(jù)傳輸量降至最低?!?/p>


多裸片設(shè)計(jì)中的功耗問(wèn)題同樣備受關(guān)注?!奥闫g的數(shù)據(jù)傳輸會(huì)產(chǎn)生額外的功耗開(kāi)銷,但另一方面,如果部分功能模塊可以沿用成熟工藝節(jié)點(diǎn),而非采用漏電率更高的先進(jìn)工藝,就能實(shí)現(xiàn)功耗的節(jié)約,”Bhatnagar解釋道,“當(dāng)芯片被拆分為多裸片后,原本芯片內(nèi)部的標(biāo)準(zhǔn)單元互聯(lián),就轉(zhuǎn)變?yōu)橥ㄟ^(guò)封裝實(shí)現(xiàn)的裸片間互聯(lián)。因此,單次大規(guī)模數(shù)據(jù)傳輸?shù)墓?,?huì)遠(yuǎn)高于單片集成芯片內(nèi)部的數(shù)據(jù)傳輸功耗。這是所有客戶都希望大幅改善的痛點(diǎn);而作為UCIe和裸片間互聯(lián)IP核供應(yīng)商,降低互聯(lián)功耗也是我們的首要目標(biāo)——因?yàn)榭蛻粼跊Q定采用多裸片方案的那一刻,就會(huì)直面這一問(wèn)題?!?/p>


多裸片封裝的經(jīng)濟(jì)性考量


從平面系統(tǒng)級(jí)芯片(SoC)轉(zhuǎn)向多裸片封裝的決策,經(jīng)濟(jì)性是核心考量因素之一。


“如果將整個(gè)SoC芯片遷移至2nm等先進(jìn)工藝節(jié)點(diǎn),晶圓成本——即單片裸片的成本會(huì)非常高昂。此外,若芯片設(shè)計(jì)規(guī)模較大,良率會(huì)偏低。高晶圓成本疊加低良率,最終會(huì)導(dǎo)致單顆芯片的成本居高不下,”Bhatnagar解釋道,“以GPU或高性能計(jì)算核心的遷移為例,采用多裸片方案后,設(shè)計(jì)人員只需將這部分核心模塊遷移至先進(jìn)工藝節(jié)點(diǎn),其余功能模塊則可繼續(xù)沿用成熟工藝。這種情況下,不僅晶圓成本和單顆芯片成本會(huì)降低,設(shè)計(jì)成本也能得到有效控制。例如,射頻(RF)接口模塊從多裸片方案中獲益有限,設(shè)計(jì)人員完全可以保留其成熟工藝方案——這部分模塊經(jīng)過(guò)充分驗(yàn)證,性能穩(wěn)定可靠,不僅能降低設(shè)計(jì)成本,還能提升產(chǎn)品的整體可靠性,無(wú)需將所有模擬電路模塊重新設(shè)計(jì)并遷移至新工藝節(jié)點(diǎn)?!?/p>


過(guò)去幾年間,封裝成本也在持續(xù)下降。隨著新廠商入局,先進(jìn)封裝技術(shù)的可及性顯著提升,設(shè)計(jì)人員也在積極利用這一利好條件。


多裸片方案的關(guān)鍵考量因素


芯片架構(gòu)師通常是決定是否采用功能解耦方案的核心角色。他們會(huì)根據(jù)產(chǎn)品需求定義芯片功能,例如,超大規(guī)模數(shù)據(jù)中心可能會(huì)要求芯片支持112、224或448 Gbps的傳輸吞吐量。


“基于這些需求,架構(gòu)師會(huì)從IP核產(chǎn)品組合中篩選合適的方案,判斷其是否支持多裸片架構(gòu)?!毙滤伎萍糞oC工程高級(jí)總監(jiān)Shawn Nikoukary表示,“接下來(lái)需要重點(diǎn)考量功耗指標(biāo)——尤其是在數(shù)據(jù)中心應(yīng)用中,功耗是最重要的設(shè)計(jì)約束條件之一。因此,在架構(gòu)設(shè)計(jì)階段,團(tuán)隊(duì)必須充分挖掘所有可能的功耗優(yōu)化空間,而這往往會(huì)推動(dòng)設(shè)計(jì)方案向先進(jìn)封裝技術(shù)傾斜。為了在低功耗、小工藝節(jié)點(diǎn)下實(shí)現(xiàn)IP核的超高數(shù)據(jù)傳輸速率,采用先進(jìn)封裝技術(shù)成為一種必然選擇?!?/p>


此外,還需考量架構(gòu)設(shè)計(jì)和工具鏈的適配性。“多裸片方案的核心轉(zhuǎn)折點(diǎn)在于系統(tǒng)集成的復(fù)雜度,而非單純的工藝制程升級(jí),”ChipAgents首席執(zhí)行官William Wang表示,“當(dāng)系統(tǒng)級(jí)集成的各項(xiàng)指標(biāo)(延遲、帶寬、電源域、復(fù)位機(jī)制、時(shí)鐘同步)無(wú)法通過(guò)單片集成的RTL設(shè)計(jì)和后期物理簽核進(jìn)行可靠驗(yàn)證時(shí),先進(jìn)封裝技術(shù)就成為必然選擇。芯粒的邊界,將架構(gòu)設(shè)計(jì)的假設(shè)條件轉(zhuǎn)化為硬性的技術(shù)約束。一旦邏輯功能跨裸片分布,接口的正確性、延遲特性、協(xié)議規(guī)范以及電源和復(fù)位的響應(yīng)行為,都必須被明確定義并持續(xù)驗(yàn)證。這類隱性的設(shè)計(jì)違規(guī),是導(dǎo)致芯片后期驗(yàn)證失敗的主要原因之一?!?/p>


設(shè)計(jì)工具鏈本身也需要具備足夠的魯棒性。“工具鏈?zhǔn)У母?,在于架?gòu)設(shè)計(jì)的意圖無(wú)法通過(guò)機(jī)器自動(dòng)驗(yàn)證?!盬illiam Wang指出,“技術(shù)規(guī)格文檔、設(shè)計(jì)示意圖、RTL代碼和集成腳本,都會(huì)隨著項(xiàng)目推進(jìn)產(chǎn)生偏差。ChipAgents的核心優(yōu)勢(shì)在于,能夠?qū)⒓軜?gòu)設(shè)計(jì)意圖轉(zhuǎn)化為RTL設(shè)計(jì)和集成階段的可自動(dòng)驗(yàn)證約束條件,并在封裝方案和芯片流片決策敲定前完成驗(yàn)證?!?/p>


多裸片設(shè)計(jì)面臨著諸多相互交織的挑戰(zhàn)。盡管技術(shù)不斷進(jìn)步,但EDA工具的發(fā)展速度仍落后于封裝技術(shù)的迭代步伐?!霸O(shè)計(jì)過(guò)程中必須開(kāi)展仿真驗(yàn)證,而信號(hào)完整性是其中的關(guān)鍵環(huán)節(jié)?!盨hawn Nikoukary表示,“過(guò)去的封裝仿真主要針對(duì)PCB封裝,如今則需要針對(duì)芯片內(nèi)部的硅基結(jié)構(gòu)進(jìn)行仿真。相關(guān)的仿真類型和工具正在快速發(fā)展。多裸片方案的決策并非由單一因素決定,而是需要綜合考量IP核、架構(gòu)設(shè)計(jì)、生態(tài)系統(tǒng)和工具鏈等多個(gè)維度,是一個(gè)復(fù)雜的系統(tǒng)性問(wèn)題。如今的封裝廠商正處于行業(yè)的核心位置——他們需要整合各類芯粒,解決熱學(xué)、電學(xué)、電磁干擾與壓降(EMIR)、力學(xué)等多物理場(chǎng)的仿真驗(yàn)證問(wèn)題,同時(shí)還需與生態(tài)伙伴協(xié)作,確保設(shè)計(jì)方案所需的工藝設(shè)計(jì)套件(PDK)能夠及時(shí)到位。只有這樣,當(dāng)芯片設(shè)計(jì)完成時(shí),新技術(shù)才能實(shí)現(xiàn)量產(chǎn)落地,同時(shí)保證良率達(dá)標(biāo)?!?/p>


面對(duì)高復(fù)雜度芯片,何時(shí)轉(zhuǎn)向多裸片封裝破局?

圖表:面向前期架構(gòu)設(shè)計(jì)的一體化探索至簽核平臺(tái),涵蓋功能需求分析、可行性驗(yàn)證、原型設(shè)計(jì)及量產(chǎn)制造等環(huán)節(jié)。來(lái)源:新思科技(Synopsys)


不過(guò),設(shè)計(jì)工具的性能也在持續(xù)提升。“與早期的先進(jìn)封裝設(shè)計(jì)工具相比,如今的工具效率比手工布局高出10倍以上。”Shawn Nikoukary補(bǔ)充道,“工具鏈已全面引入人工智能技術(shù)實(shí)現(xiàn)自動(dòng)化設(shè)計(jì),相關(guān)技術(shù)仍在快速迭代。這并非是一個(gè)挑戰(zhàn)疊加另一個(gè)挑戰(zhàn)的困境,而是有越來(lái)越多的解決方案正在加速落地,行業(yè)也在不斷探索更高效的設(shè)計(jì)方法。例如,當(dāng)一個(gè)封裝中需要集成50顆以上的芯粒時(shí),傳統(tǒng)的設(shè)計(jì)流程和工具已經(jīng)完全無(wú)法滿足需求?!?/p>


那么,企業(yè)為何要選擇多裸片方案?“其核心目標(biāo)是在降低成本的同時(shí)提升性能?!蔽鏖T(mén)子EDA的Pratyush Kamal表示,“高帶寬內(nèi)存(HBM)就是一個(gè)典型案例——它屬于系統(tǒng)集成的范疇,而非功能解耦。過(guò)去,內(nèi)存芯片通常位于主板上(如DDR內(nèi)存),而現(xiàn)在,HBM已被集成到封裝內(nèi)部?!?/p>


類似的技術(shù)趨勢(shì)也出現(xiàn)在6G通信領(lǐng)域?!案鲊?guó)政府都在大力推動(dòng)三維異構(gòu)集成(3DHI)技術(shù)的發(fā)展,這是因?yàn)?G通信需要使用100GHz以上的頻譜資源?!盤(pán)ratyush Kamal解釋道,“通信原理的基本常識(shí)告訴我們,天線的尺寸與載波波長(zhǎng)直接相關(guān),天線的間距不能小于某一臨界值。因此,當(dāng)6G載波的波長(zhǎng)進(jìn)入微米級(jí)別時(shí),天線就必須集成到封裝內(nèi)部,形成完整的6G通信棧。美國(guó)國(guó)防高級(jí)研究計(jì)劃局(DARPA)正致力于推動(dòng)這一技術(shù)的研發(fā),其他國(guó)家的政府也在積極跟進(jìn)。這是由物理原理決定的技術(shù)發(fā)展方向。美國(guó)正在推進(jìn)的‘下一代微電子制造計(jì)劃(NGMM)’就是一例——該項(xiàng)目由DARPA和得克薩斯州政府聯(lián)合資助,西門(mén)子是合作方之一。2024年,得克薩斯電子研究所獲得了15億美元的資金支持,用于建設(shè)三維異構(gòu)集成制造設(shè)施。美國(guó)超過(guò)20家企業(yè)和高校都參與了該項(xiàng)目。實(shí)現(xiàn)6G技術(shù)的全面系統(tǒng)級(jí)應(yīng)用,是我們的最終目標(biāo)?!?/p>


未來(lái)展望


那么,如何才能降低工程團(tuán)隊(duì)向多裸片方案遷移的門(mén)檻?業(yè)內(nèi)的普遍共識(shí)是:減少技術(shù)路線的選擇冗余。


“對(duì)于希望參與開(kāi)放式芯粒生態(tài)或芯粒交易市場(chǎng)的用戶而言,當(dāng)前面臨的一大挑戰(zhàn)是技術(shù)方案的多樣性過(guò)于繁雜,”楷登電子的Bhatnagar表示,“目前,芯粒的技術(shù)變體數(shù)量過(guò)多。我負(fù)責(zé)UCIe和定制化Ultralink裸片間互聯(lián)IP核的相關(guān)工作,因此十分清楚技術(shù)變體的龐大規(guī)模。去年,我在為新入職員工做培訓(xùn)時(shí)提到,僅在單一工藝節(jié)點(diǎn)下,不考慮3D堆疊方案,僅2D和2.5D集成方案就可以衍生出32種UCIe技術(shù)變體。這恰恰是問(wèn)題的癥結(jié)所在——當(dāng)市場(chǎng)被切割為過(guò)多細(xì)分領(lǐng)域時(shí),企業(yè)很難開(kāi)發(fā)出具有廣泛市場(chǎng)吸引力的芯粒產(chǎn)品。畢竟,企業(yè)可能針對(duì)A市場(chǎng)啟動(dòng)芯粒研發(fā),但兩年后產(chǎn)品面市時(shí),市場(chǎng)需求或許已經(jīng)轉(zhuǎn)向了C方向。因此,推動(dòng)行業(yè)形成一定的技術(shù)共識(shí)與整合,將對(duì)多裸片技術(shù)的發(fā)展起到積極作用?!?/p>


我愛(ài)方案網(wǎng)


推薦閱讀:

揭秘“一鍵控制”背后:遙控開(kāi)關(guān)電路設(shè)計(jì)與編碼協(xié)議詳解

ADI推出面向±400V/800V的熱插拔保護(hù)與遙測(cè)方案

邁向電氣化時(shí)代:貿(mào)澤聯(lián)手國(guó)巨,以電子書(shū)共繪汽車電子新藍(lán)圖

充電樁進(jìn)入“屏”時(shí)代:利用智能HMI界面設(shè)計(jì)提升充電樁的親和力與使用效率

深度剖析觸摸開(kāi)關(guān)的工作原理與設(shè)計(jì)優(yōu)勢(shì)

特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索

關(guān)閉

?

關(guān)閉